Структурная схема PIC18F4580
Интегральная схема PIC18F4580
Назначение выводов PIC18F4580
Обозначение | PDIP | QFN | PIN TYPE | Описание |
TQFN | ||||
MCLR/Vpp/RE3 | 1 | 26 | I/O | Мастер очистки (Master Clear (Сброс) вход. Этот pin - низкий активный уровень Сброса устройства. Вход напряжения программирования. Цифровой вход |
RA0/AN0/CVref | 2 | 19 | I/O | Аналоговый Вход 0. Аналоговый компаратор опорный выходной сигнал. |
RA1/AN1 | 3 | 20 | I/O | Цифровые I/O. Аналоговый Вход 1. |
RA2/AN2/Vref- | 4 | 21 | I/O | Аналоговый Вход 2. A/D опорного напряжения (низкое) вход. |
RA3/AN3/Vref+ | 5 | 22 | I/O | Аналоговый Вход 3. A/D опорное напряжение (высокое) вход. |
RA4/T0CKI | 6 | 23 | I/O | TMR0 внешний тактовый сигнал. |
RA5/AN4/SS/ HLVDIN | 7 | 24 | I/O | Аналоговый Вход 4. SPI раб выберите вход. Высокого/Низкого Напряжения Обнаружить вход. |
RE0/RD/AN5 | 8 | 25 | I/O | Читать контроля за Параллельный Порт подчиненного устройства. Аналоговый Вход 5 |
RE1/WR /AN6/C1OUT | 9 | 26 | I/O | Написать контроля за Параллельный Порт подчиненного устройства. Аналоговый Вход 6. Компаратора 1 выход |
RE2/CS /AN7/C2OUT | 10 | 27 | I/O | Выбор микросхемы для управления Параллельный Порт подчиненного Аналоговый Вход 7. Компаратор 2 выходных. |
Vdd | 11, 32 | 7, 8, 28, 29 | P | Положительные питания логики и ввода/вывода |
Vss | 12, 31 | 6, 30, 31 | P | Заземлением (Ground reference) для логики и ввода/Вывода. |
OSC1/CLKI/RA7 | 13 | 32, 30 | I/O | Осциллятор кристалл или внешний тактовый сигнал. |
OSC2/CLKO/RA6 | 5 | 44 | I/O | Осциллятор кристалл или выход часов. |
RC0/T1OSO/T13CKI | 15 | 34, 32 | I/O | двунаправленный порт ввода/вывода. Timer1 выход генератора. Timer1/Timer3 внешний тактовый сигнал. |
RC1/T1OSI | 16 | 35 | I/O | Timer1 входа генератора. |
RC2/CCP1 | 17 | 36 | I/O | Съемки 1 вход/ Сравнить 1 выход/PWM1 выход. |
RC3/SCK/SCL | 18 | 37 | I/O | Синхронный последовательный тактовый вход/выход |
RD0/PSP0/C1IN+ | 19 | 38 | I/O | Параллельный Порт подчиненного устройства данных. Компаратора 1 вход (+) |
RD1/PSP1/C1IN- | 20 | 39 | I/O | Параллельный Порт подчиненного устройства данных. Компаратора 1 вход (-) |
RD2/PSP2/C2IN+ | 21 | 40 | I/O | Параллельный Порт подчиненного устройства данных. Компаратор 2 входа (+) |
RD3/PSP3/C2IN- | 22 | 41 | I/O | Параллельный Порт подчиненного устройства данных. Компаратора 2 вход (-) |
RC4/SDI/SDA | 23 | 42 | I/O | SPI данных ввода |
RC5/SDO | 24 | 43 | I/O | SPI данных выхода |
RC6/TX/CK | 25 | 44 | I/O | EUSART асинхронной передачи. EUSART синхронизирующих (см. RX/DT) |
RC7/RX/DT | 26 | 1 | I/O | EUSART асинхронного получения. EUSART синхронную передачу данных (см. TX/CK) |
RD4/PSP4/ECCP1/P1A | 27 | 2 | I/O | Параллельный Порт подчиненного устройства данных. Захват 2 входа/Сравнить 2 выходных/PWM2 выход. ECCP1 Выход ШИМ. |
RD5/PSP5/P1B | 28 | 3 | I/O | Параллельный Порт подчиненного устройства данных. ECCP1 Выход ШИМ B |
RD6/PSP6/P1C | 29 | 4 | I/O | Параллельный Порт подчиненного устройства данных. ECCP1 Выход ШИМ C |
RD7/PSP7/P1D | 30 | 5 | I/O | Параллельный Порт подчиненного устройства данных. ECCP1 Выход ШИМ D |
Vss | 12, 32 | 6, 30, 31 | P | Заземлением (Ground reference) для логики и ввода/Вывода. |
Vdd | 11, 32 | 7, 8, 28, 29 | P | Положительные питания логики и ввода/вывода |
RB0/INT0/FLT0/AN10 | 33 | 9, 8 | I/O | Внешние Прерывания 0. Расширенные ШИМ Ошибки ввода (ECCP1 модуль). Аналоговый вход 10 |
RB1/INT1/AN8 | 34 | 10, 9 | I/O | Внешние Прерывания 1. Аналоговый вход 8 |
RB2/INT2/CANTX | 35 | 11, 10 | I/O | Внешние Прерывания 2. CAN bus TX. |
RB3/CANRX | 36 | 12, 11 | I/O | CAN bus RX. |
RB4/KBI0/AN9 | 37 | 14 | I/O | Прерывание по изменению ПИН-кода. Аналоговый Вход 9. |
Другие статьи по теме:
Геоинформационные системы в экологическом туризме Информационные системы и технологии широко используются в экологическом туризме при организации и планировании туризма, формировании и реализации туров, транспортном и экскурсионном обсл ...
Локальная вычислительная сеть Введение Компьютеры появились в жизни человека не так уж давно, но почти любой человек может с твердой уверенностью сказать, что будущее - за компьютерными технологиями. Процесс развит ...
Информационно-измерительная система Целью данной курсовой работы является анализ информационно-измерительной системы (ИИС), определение типа топологии и оптимального пространственного расположения объектов ИИС, при которо ...